Dr. José Cruz Núñez
Investigador de tiempo completo
Responsable del Laboratorio de Telecomunicaciones
SIN: Nivel I
jnunez@ipn.mx
Doctorado en Ciencias en (2007) Institut National des Sciences Apliquées de Lyon (INSA-Lyon), Francia. Maestría en Ciencias en Ingeniería Electrónica (2003), Centro Nacional de Investigación y Desarrollo Tecnológico (CENIDET).
Ingeniería en Electrónica (2001), Tecnológico Nacional de México.
Miembro del Sistema Nacional de Investigadoras e Investigadores: Nivel II
Diploma a la Investigación en el IPN, 2023.
Miembro de la Red de Investigación en Tecnologías de la Información y de la Red de Nanociencias y Nanotecnología del CONACyT.
Miembro de la Red de “Nanociencia y Micro-Nanotecnología” y la “Red de Telecomunicaciones” del IPN.
ORCID: 0000-0002-8912-8822
Scopus Author ID:18038334000
El Dr. Núñez cuenta con una amplia experiencia en el desarrollo de proyectos de investigación como responsable técnico, dichas investigaciones están enfocadas al modelado y diseño de circuitos y sistemas digitales y analógicos, radiofrecuencia y microondas, sistemas caóticos, sistemas de seguridad implementación en FPGA y DSP.
Nombre del proyecto | Periodo | Fuente | Descripción |
Optimización en FPGA de sistemas caóticos de orden fraccional basados en dispositivos con memoria y encriptación de imágenes | 2025 | SIP-IPN | Optimizar los parámetros de los sistemas caóticos de orden entero y fraccional basados en elementos con memoria mediante técnicas de optimización metaheurística, para desarrollar generadores pseudoaleatorios de alta entropía de información basados en hardware. Además, implementar un sistema seguro de transmisión y recepción digital en tarjetas de FPGA, aprovechando el sistema dinámico optimizado para obtener comunicaciones seguras, robustas y eficientes. |
Encriptación de imágenes usando osciladores caóticos de orden fraccional y basados en dispositivos con memoria. | 2024 | SIP-IPN | Modelar y diseñar controladores y observadores para sistemas descritos por ecuaciones diferenciales parciales para sistemas electromóviles y sistemas dinámicos relacionados a ellos; así como proponer condiciones necesarias y suficientes para garantizar estabilidad y robustez. |
Implementación de FPGA de sistemas caóticos basados en dispositivos con memoria, memristor, memcapacitor y meminductor. | 2023 | SIP-IPN | Realización digital en una tarjeta de FPGA de circuitos caóticos basados en dispositivos con memoria, utilizando memristores, memcapacitores y meminductores. |
Diseño en FPGA de un sistema transceptor RF basado en radio definido por software | 2022 | SIP-IPN | Emular un transceptor de RF basado en SDR con el fin de demostrar el funcionamiento de este en una tarjeta FPGA mediante emulación en PC. |
Implementación en FPGA de técnicas de encriptación caóticas basadas en DCSK y CDMA. | 2021 | SIP-IPN | Analizar y diseñar la implementación digital en FPGA de esquemas de encriptación caótica usando modulación DCSK y comunicación CDMA, para encriptar de manera más eficiente la información respecto de los métodos de adición de caos, y acoplar los diseños en un transmisor de radiofrecuencia. |
Optimización del comportamiento caótico de sistemas de orden fraccional usando algoritmos evolutivos. | 2020 | SIP-IPN | Realizar el análisis matemático y la optimización de los exponentes de Lyapunov de sistemas de orden fraccional usando algoritmos evolutivos. Además, los resultados del proyecto de investigación serán implementados en una tarjeta FPGA con el propósito de obtener un sistema de encriptación de información. |
Diseño de sistemas de supresión de caos usando el método de intercambio de parámetros. | 2019 | SIP-IPN | Analizar y diseñar un sistema que permita la supresión de caos en los sistemas de orden fraccional, empleando el método de intercambio de parámetros y la paradoja de Parrondo, se realizarán tanto la simulación como los circuitos electrónicos experimentales para estabilizar un sistema caótico. |
El Dr. Núñez ha publicado más de 53 artículos científicos en revistas internacionales indizadas, 45 en revistas nacionales, 24 en congresos IEEE, 41 en congresos internacionales y 13 en congresos nacionales. A continuación, se enlistas los artículos más recientes publicados en revistas JCR.
FPGA realization of a fractional-order model of universal memory elements
Opeyemi-Micheal Afolabi, Vincent-Ademola Adeyemi, Esteban Tlelo-Cuautle, José Cruz Núñez-Pérez. 2024
FPGA realization of an image encryption system using a 16-cpsk modulation technique
José Cruz Núñez-Pérez, Vincent Ademola Adeyemi, Yuma Sandoval-Ibarra, F. Javier Pérez-Pinal, Esteban Tlelo-Cuautle. 2024
FPGA realization of an image encryption system using the DCSK-CDMA technique
Miguel-Angel Estudillo-Valdez, Vincent-Ademola Adeyemi, Jose-Cruz Nuñez-Perez. 2024
FPGA implementation of parameter-switching scheme to stabilize chaos in fractional spherical systems and usage in secure image
Adeyemi, V.-A.; Tlelo-Cuautle, E.; Sandoval-Ibarra, Y.; Nuñez-Perez, J.-C. 2023
Fractional PID controller for voltage-lift converters
Martinez-Patiño, L.M.; Perez-Pinal, F.J.; Soriano-Sánchez, A.G.; Rico-Secades, M.; Zarate-Orduño, C.; Nuñez-Perez, J.-C. 2023
El Dr. José Núñez cuenta con el registro de derechos de autor de 28 obras ante el Indautor y 3 invenciones en proceso de obtener los títulos de las patentes.
El Dr. Núñez ha graduado a 4 estudiantes de doctorado, 25 de maestría y 7 de ingeniería.
Actualmente, está dirigiendo los siguientes trabajos de tesis:
Programa de Maestría en Ciencias
• Diseño de un transceptor digital de RF e implementado en una tarjeta de FPGA.
• A direct digital synthesizer radio frequency signal generator with multiple channels for wireless power transmission.
• Corrección del desequilibrio I/Q en fase y amplitud del modulador-demodulador e implementado en FPGA.
• Estudio de la dinámica global de algunos modelos de leucemia.
Programa de Doctorado en Ciencias
• Análisis y diseño de técnicas de modulación digital caótica binarias y de fase con aplicación en un sistema transceptor.
• Parameter optimization of chaotic oscillators based on memelements using metaheuristic algorithms and application in cryptography